为什么在Quartus II软件版本2.0中,APEX™II Flexible-LVDS™引脚不能用作SignalProbe™引脚?-Altera-Intel社区-FPGA CPLD-ChipDebug