什么是Arria II GX器件DQS相移误差规范?-Altera-Intel社区-FPGA CPLD-ChipDebug

什么是Arria II GX器件DQS相移误差规范?

Arria®IIGX器件DQS相移误差规范如下表所示:

Arria II GX DQS相移误差规范

DQS延迟缓冲区的数量

C4速度等级 I3, I5,C5速度等级 C6 速度等级

1

26ps

30PS

36ps

2

52ps

60PS

72ps

3

78PS

90PS

108ps

4

104ps

120PS

144ps

表中列出的相移误差规范是绝对最大和最小误差。例如,C4速度等级中的三个DQS延迟缓冲器的偏斜为78ps或+/- 39ps。

该规范将包含在Arria II器件手册的数据手册的未来版本中。

请登录后发表评论

    没有回复内容