如何确保组成MAX V器件上仿真LVDS输出的两个引脚之间的低偏斜?-Altera-Intel社区-FPGA CPLD-ChipDebug