为什么HardCopy III器件的Fitter Delay Chain Summary报告中报告的D5和D6延迟链延迟值与Stratix III器件不同?Altera_wiki6年前发布80该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGAFPGA-CPLDIntel/AlteraSoCs
没有回复内容