为什么HardCopy III器件的Fitter Delay Chain Summary报告中报告的D5和D6延迟链延迟值与Stratix III器件不同?-Altera-Intel社区-FPGA CPLD-ChipDebug