为什么设计助理未能报告我的设计违反规则R105?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么设计助理未能报告我的设计违反规则R105?

由于Quartus®II9.1及更高版本的软件存在问题,因此对于应触发规则检查的设计,Design Assistant可能不会标记违反规则R105的情况。如果您的设计包含在一个时钟域中生成并在异步时钟域中使用的复位信号,则规则R105会检查该复位信号是否正确同步。

计划在Quartus II软件的未来版本中修复此问题。

请登录后发表评论

    没有回复内容