如果Avalon-MM输入时钟频率与TCK频率的比率小于2,则通过JTAG到Avalon主桥的存储器访问在系统控制台中超时-Altera-Intel社区-FPGA CPLD-ChipDebug