如何定义IBIS文件中的斜率[斜率]?-Altera-Intel社区-FPGA CPLD-ChipDebug

如何定义IBIS文件中的斜率[斜率]?

虽然上升和下降时间定义为从输出到最终值的20%到80%所需的时间,但斜率定义为:

dV电压摆幅为20%至80%
— = ———————————————- ———-
dt摆动上述电压所需的时间

斜率必须指定为显式分数,不得减小。 [Ramp]值只能使用“NA”表示最小值和最大值。

请登录后发表评论

    没有回复内容