在Stratix III器件数据表中,表1-35中的DCD规范(Stratix III I / O引脚上的占空比失真)适用于什么?Altera_wiki6年前发布100该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGAFPGA-CPLDIntel/AlteraSoCs
没有回复内容