在Stratix III器件数据表中,表1-35中的DCD规范(Stratix III I / O引脚上的占空比失真)适用于什么?-Altera-Intel社区-FPGA CPLD-ChipDebug