为什么我的Cyclone®PLL或我的Stratix /Stratix®GX快速PLL在Quartus®II2.2 SP1及更早版本中实现了错误的负相移延迟?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么我的Cyclone®PLL或我的Stratix /Stratix®GX快速PLL在Quartus®II2.2 SP1及更早版本中实现了错误的负相移延迟?

使用Quartus II软件2.2 SP1及更早版本生成配置文件时,可能会错误地实现负相位延迟。

作为解决方法,您可以在器件上电后切换PLL使能引脚。这将清除PLL并强制正确的相位延迟。一旦PLL重新锁定,它将显示所有设置的正确延迟。

这已在Quartus II软件2.2 SP2中修复。

请登录后发表评论

    没有回复内容