为不支持故障安全电路的LVDS驱动器选择故障安全电阻的步骤是什么?-Altera-Intel社区-FPGA CPLD-ChipDebug

为不支持故障安全电路的LVDS驱动器选择故障安全电阻的步骤是什么?

1.在最坏情况下测量/预测电缆接收器端的差模噪声量。如果您有很多噪音,请使用双绞线等平衡电缆,这种电缆往往会吸收大部分共模噪声,而不是差模噪声。不要使用简单的带状电缆,因为导体的固定位置会导致差模噪声。

如果可能,请使用屏蔽电缆。使用平衡和/或屏蔽电缆是防止嘈杂环境中噪音问题的最佳方法。

2.选择合适的电缆后,在最坏情况下测量接收器的差分电压量。在下面的等式中将其设置为等于VFSB,并求解外部故障保护电阻器R1和R3。请参见下面的两个数字。

图1

图2

你现在有一个关于R1和R3的等式。选择R1和R2,使得:(1)它们大致满足VCM = 1.2V的第三个等式,(2)它们足够大,不会产生与驱动电流竞争的偏差(IBIAS << ILOOP,方程二)。通常,R1和R2应大于20k。对于VCC = 5V且大于12k。对于VCC = 3.3V。请记住,您只需要足够的IBIAS来克服差分噪声,但不足以显着影响信号质量。

4.外部故障保护电阻可能会改变您的等效终端电阻RTEQ。微调R2的值以使RTEQ与差分传输线阻抗的大约10%相匹配。

请登录后发表评论

    没有回复内容