为什么在DSP Builder 1.0版生成的VHDL文件中,某些内部信号比它们所连接的Altbus模块的I / O宽度大一点?Altera_wiki6年前发布40该帖子内容已隐藏,请评论后查看登录后继续评论登录注册FPGAFPGA-CPLDIntel/AlteraSoCs
没有回复内容