为什么在DSP Builder 1.0版生成的VHDL文件中,某些内部信号比它们所连接的Altbus模块的I / O宽度大一点?-Altera-Intel社区-FPGA CPLD-ChipDebug