为什么Mentor Graphics ModelSim-Altera版软件版本6.5e会在仿真Verilog HDL中生成的低频ALTPLL宏功能变体文件时冻结?Altera_wiki6年前发布50该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGAFPGA-CPLDIntel/AlteraSoCs
没有回复内容