当我使用它为特定的外围时钟网络分配时钟时,为什么忽略全局信号CLKCTRL位置分配?-Altera-Intel社区-FPGA CPLD-ChipDebug

当我使用它为特定的外围时钟网络分配时钟时,为什么忽略全局信号CLKCTRL位置分配?

由于Quartus®II11.0 SP1及更早版本存在问题,当您使用它为特定外围时钟网络分配时钟时,可忽略全局信号CLKCTRL位置分配(GLOBAL_SIGNAL_CLKCTRL_LOCATION),并且不会显示警告消息。

当您使用它为全局,区域或双区域时钟网络分配时钟信号时,此分配可正常工作。

解决/修复方法

要解决此问题,您应该使用位置分配而不是全局信号CLKCTRL位置分配。

例如,在Quartus II设置文件( .qsf )中,使用以下赋值:

set_location_assignment CLKCTRL_X0_Y74_N127 -to <signal> ~clkctrl

不要使用以下作业:

set_instance_assignment -name GLOBAL_SIGNAL_CLKCTRL_LOCATION CLKCTRL_X0_Y74_N127 -to <signal> ~clkctrl

计划在Quartus II软件的未来版本中修复此问题。

请登录后发表评论

    没有回复内容