当您在针对Stratix GX器件的SDI-SD MegaCore中使用锁相频率为67.5 MHz的时钟输入时,Quartus II Fitter报告错误。
解决/修复方法
将输入时钟设置为29.7 MHz频率,以便PLL生成输出时钟频率至74.25 MHz。
当您在针对Stratix GX器件的SDI-SD MegaCore中使用锁相频率为67.5 MHz的时钟输入时,Quartus II Fitter报告错误。
将输入时钟设置为29.7 MHz频率,以便PLL生成输出时钟频率至74.25 MHz。
没有回复内容