错误:alt_eth_ultra_40_0.e40_rx_pll_kr4:“实际VCO频率”(gui_vco_frequency)“625.0”超出范围:“0.0”,“600.0”-Altera-Intel社区-FPGA CPLD-ChipDebug

错误:alt_eth_ultra_40_0.e40_rx_pll_kr4:“实际VCO频率”(gui_vco_frequency)“625.0”超出范围:“0.0”,“600.0”

由于英特尔®Quartus®Prime软件版本17.0及更早版本存在问题,当选择“启用KR4”选项生成低延迟40-GbE IP内核时,将发生以下错误:

错误:alt_eth_ultra_40_0.e40_rx_pll_kr4:“实际VCO频率”(gui_vco_frequency)“625.0”超出范围:“0.0”,“600.0”。

请登录后发表评论

    没有回复内容