由于PCIe * Hard IP sdc文件存在问题,当您使用Intel®Arria®10PCIe * Hard IP Gen3时,会报告以下时序路径:
从* altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b | wys~ch3_pcs_chnl_hip_clk_out [0] .reg到Hard IP中的其他元件。
可以安全地忽略这些路径。
![为什么* wys~ch3_pcs_chnl_hip_clk_out [0] .reg报告了英特尔®Arria®10PCIe * Gen3硬IP的时序故障?-Altera-Intel社区-FPGA CPLD-ChipDebug](https://chipdebug.com/wp-content/uploads/2022/08/a681252a5f223945.png)
由于PCIe * Hard IP sdc文件存在问题,当您使用Intel®Arria®10PCIe * Hard IP Gen3时,会报告以下时序路径:
从* altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b | wys~ch3_pcs_chnl_hip_clk_out [0] .reg到Hard IP中的其他元件。
可以安全地忽略这些路径。
没有回复内容