为什么在LTSSM =轮询合规性状态下收到修改后的合规性模式时,英特尔®Arria®10PCI * Express HIP设置模式锁定位?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么在LTSSM =轮询合规性状态下收到修改后的合规性模式时,英特尔®Arria®10PCI * Express HIP设置模式锁定位?

根据PCIe *规范,当PCIe *根端口或端点的LTSSM处于轮询合规状态时,当接收到修改的合规模式并锁定到修改的合规模式时,应设置传输数据中的模式锁定位。英特尔®Arria®10PCIe *硬IP存在问题,这意味着它永远不会锁定修改后的合规模式。英特尔Arria 10 PCIe *硬IP预计数据模式4A_BC_B5_BC {D10.2,K28.5,D21.5,K28.5}将成为以下序列之一:

  1. BC_4A_B5_BC {K28.5,D10.2,D21.5,K28.5}
  2. BC_BC_4A_B5 {K28.5,K28.5,D10.2,D21.5}
  3. B5_BC_BC_4A {D21.5,K28.5,K28.5,D10.2}
  4. 4A_B5_BC_BC {D10.2,D21.5,K28.5,K28.5}
请登录后发表评论

    没有回复内容