为什么低延迟40-100Gbps以太网IP内核指示有效负载大小小于46字节的RX帧的有效负载长度错误?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么低延迟40-100Gbps以太网IP内核指示有效负载大小小于46字节的RX帧的有效负载长度错误?

低延迟40-100Gbps以太网IP内核错误地将有效负载大小小于46字节的数据包的长度字段中的任何值错误地解释为错误。出现此问题是因为IP内核不足以允许以太网链路伙伴使用以太网协议要求的填充字节填充短有效负载的情况。

例:

实际有效载荷= 17个字节

最小有效载荷大小= 17字节+ 29字节填充零= 46字节

长度字段= 17个字节

17字节<46字节,这会导致IP内核报告错误的有效负载长度错误

解决/修复方法

该问题将在未来版本的低延迟40-100 Gbps以太网IP核中得到解决。

请登录后发表评论

    没有回复内容