当使用2.0或2.5的CAS延迟时,为什么DDR HP控制器仿真失败?-Altera-Intel社区-FPGA CPLD-ChipDebug