警告(12010):实体实例化“ALTLVDS_RX_component”上的端口“rx_dpll_hold”连接到宽度为1的信号。模块中信号的正式宽度为 。额外的位将由GND驱动。-Altera-Intel社区-FPGA CPLD-ChipDebug

警告(12010):实体实例化“ALTLVDS_RX_component”上的端口“rx_dpll_hold”连接到宽度为1的信号。模块中信号的正式宽度为 。额外的位将由GND驱动。

Quartus®II10.0软件中的ALTLVDS_RX宏功能无法为rx_dpll_hold正确创建所需数量的输入端口。此端口的宽度应等于通道数。

要解决此问题,请在设计中打开ALTLVDS_RX宏功能的HDL变体文件,并手动编辑rx_dpll_hold的端口宽度。

端口宽度应遵循[number_of_channels-1:0]的格式。

解决/修复方法

Quartus II软件10.1中修复了这个问题。

相关解决方案

请登录后发表评论

    没有回复内容