当将LVDS I / O标准应用于Arria®10器件中的REFCLK引脚时,为什么Quartus IIfitter报告在端接列中显示“未使用”?-Altera-Intel社区-FPGA CPLD-ChipDebug

当将LVDS I / O标准应用于Arria®10器件中的REFCLK引脚时,为什么Quartus IIfitter报告在端接列中显示“未使用”?

由于Quartus®II14.1中的错误,当满足以下两个条件时,fitter报告在Arria 10器件的Termination列中显示“未使用”:

  • 将LVDS I / O标准应用于专用REFCLK引脚
  • 设置专用REFCLK引脚XCVR_A10_REFCLK_TERM_TRISTATE = TRISTATE_OFF .qsf赋值

fitter报告应显示tristate_off

解决/修复方法

这个问题将在Quartus II软件的未来版本中修复。
请登录后发表评论

    没有回复内容