为什么我在XAUI PHY IP的“use_rx_rate_match”参数的端口映射上出错?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么我在XAUI PHY IP的“use_rx_rate_match”参数的端口映射上出错?

在MegaWizard 生成的HDL中,XAUI PHY IP“use_rx_rate_match”参数存在已知问题其中参数位于参数列表中的错误位置,导致Quartus®II内出现错误。

这个问题是在Quartus II v11.0中引入的,并且在v11.0sp1和v11.1中仍然存在。受影响的器件包括所有的Stratix®IV,Arria®II,旋风®IVHardCopy®IV变种,其中包括收发器。

解决/修复方法

存在v11.0的变通方法,其中“use_rx_rate_match”参数位置可以在其存在的所有生成的HDL中手动更改,以对应于所有实例化中的相同位置。此解决方法也适用于Quartus II v11.0sp1和v11.1。但是,存在可应用于Quartus II v11.0sp1的补丁。可以使用以下链接下载此修补程序:

用于Windows的Quartus II软件版本11.0SP1补丁1.32

适用于Linux的Quartus II软件版本11.0SP1补丁1.32

针对补丁1.32的Quartus II软件版本11.0SP1自述文件

这将在Quartus II的未来版本中修复。

请登录后发表评论

    没有回复内容