当PCI Express的硬核使用软复位控制器时,如何为npor选择自己的复位引脚位置?-Altera-Intel社区-FPGA CPLD-ChipDebug

当PCI Express的硬核使用软复位控制器时,如何为npor选择自己的复位引脚位置?

要为npor使用自己的复位引脚位置,首先确保在使用PCIExpress®的硬 IP实例化时检查hip_hard_reset_hwtcl参数是否设置为0时使用软复位控制器

.hip_hard_reset_hwtcl(0),

要将npor端口用作硬IP复位信号,请编辑以下文件,如下所示

altpcie_sv_hip_128bit_atom.v – 适用于Stratix®V

altpcie_av_hip_128bit_atom.v – 适用于Arria®V和Cyclone®V

改变自:

.pinperstn(pin_perst)

至:

.pinperstn((USE_HARD_RESET == 0)?1’b1:pin_perst)

您现在可以为您的npor信号选择任何复位引脚位置。

请登录后发表评论

    没有回复内容