为什么在基于DDR3 SDRAM UniPHY的控制器的TimeQuest中没有“Report DDR”的结果?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么在基于DDR3 SDRAM UniPHY的控制器的TimeQuest中没有“Report DDR”的结果?

在Quartus II 10.0SP1及更早版本的TimeQuest中为DDR3 SDRAM UniPHY控制器运行“Report DDR”时,可能会收到以下警告:

缺少必需的位置参数:<body>

用法:foreach_in_collection [-h | -help] [-long_help] <variable_name>

-h | -help:简短的帮助

<variable_name>:变量名称

————————————————– ————————-

您在“报告DDR”中没有看到任何内容的原因是因为您没有选择“自动调整选择”。

将Autoleveling选择设置为true,重新生成UniPHY核心。基于UniPHY的DDR3控制器不支持非调平模式,这会导致脚本错误。

Quartus II软件和IP版本10.1中删除了手动选择调平模式的选项。

请登录后发表评论

    没有回复内容