为什么“实际相移”没有显示我在Altera_PLL宏功能中设置的预期值?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么“实际相移”没有显示我在Altera_PLL宏功能中设置的预期值?

由于Quartus®II软件存在问题,您在Altera_PLL宏功能中设置的相移可能不是您想要的值。

这仅在某些乘法和除法因子下发生。当发生这种情况时,实际相移将在宏功能中显示为0ps。

解决/修复方法

要解决此问题,可以手动更改生成的<user_define_ip_name> _0002.v文件中的“phase_shift”值。

找到.phase_shift <时钟输出编号>(“0 ps”)参数,并将该值更改为所需的相移值。

例如,如果您希望在时钟输出0(C0)上设置1200ps相移值,则可以更改参数,如下所示:

.phase_shift0(“0 ps”),//原始值

.phase_shift0(“1200 ps”),//修改后的值

计划在Quartus II软件的未来版本中修复。

请登录后发表评论

    没有回复内容