为什么Quartus Prime Pin Planner在Arria 10器件右侧显示收发器专用参考时钟引脚,左侧只有收发器通道?Altera_wiki6年前发布50 仅支持左侧收发器通道的Arria®10器件可能在器件右侧具有专用的收发器REFCLK引脚。这些引脚不连接到左侧收发器,但您可以使用它来驱动右侧fPLL和核心逻辑。 FPGA-CPLDIntel/AlteraSoCs
没有回复内容