问题描述
当为运行在370 MHz的-18 RLDRAMII器件仿真MIG v3.2 Virtex-6 FPGA RLDRAMII设计时,仿真中会发生MAX tCK违规。
解决/修复方法
对于-18个部件以370 MHz运行,根据Micron数据表,最大tCK为2700 ps。
当为运行在370 MHz的-18 RLDRAMII器件仿真MIG v3.2 Virtex-6 FPGA RLDRAMII设计时,仿真中会发生MAX tCK违规。
对于-18个部件以370 MHz运行,根据Micron数据表,最大tCK为2700 ps。
没有回复内容