华为 Verilog HDL入门教程.pdf-FPGA CPLD资料源码分享社区-FPGA CPLD-ChipDebug

华为 Verilog HDL入门教程.pdf

该帖子部分内容已隐藏
付费阅读
3积分
此内容为付费阅读,请付费后查看

真假不知,自行鉴定!更推荐看夏宇闻!

目 录
28 5 结构建模 ……………………………………………………..
27 4.8 case 语句 ………………………………………………….
25 4.7 条件语句 ………………………………………………….
25 4.6.6 连接运算符 …………………………………………….
25 4.6.5 条件运算符 …………………………………………….
24 4.6.4 按位逻辑运算符 …………………………………………
23 4.6.3 逻辑运算符 …………………………………………….
22 4.6.2 关系运算符 …………………………………………….
21 4.6.1 算术运算符 …………………………………………….
21 4.6 运算符和表达式 ……………………………………………..
20 4.5.2 寄存器类型 ……………………………………………
20 4.5.1 线网类型 ………………………………………………
20 4.5 数据类型 ………………………………………………….
18 4.4.2 常量 …………………………………………………
18 4.4.1 值集合 ……………………………………………….
18 4.4 数字值集合 ………………………………………………..
18 4.3 格式 …………………………………………………….
17 4.2 注释 …………………………………………………….
17 4.1.3 书写规范建议 …………………………………………..
17 4.1.2 关键词 ……………………………………………….
17 4.1.1 定义 …………………………………………………
17 4.1 标识符 ……………………………………………………
17 4 Verilog HDL 基本语法 …………………………………………….
16 3.3.4 混合设计描述 …………………………………………..
15 3.3.3 行为描述方式 …………………………………………..
14 3.3.2 数据流描述方式 …………………………………………
12 3.3.1 结构化描述方式 …………………………………………
12 3.3 三种建模方式 ………………………………………………
11 3.2 时延 …………………………………………………….
11 3.1.3 模块语法 ………………………………………………
10 3.1.2 模块的结构 …………………………………………….
9 3.1.1 简单事例 ……………………………………………….
9 3.1 模块 ……………………………………………………..
9 3 Verilog HDL 建模概述 ……………………………………………..
7 2.4.2 能力 ………………………………………………….
7 2.4.1 历史 ………………………………………………….
7 2.4 Verilog HDL简介 ……………………………………………..
6 2.3 设计方法学 …………………………………………………
6 2.2 硬件描述语言 ……………………………………………….
5 2.1 数字电路设计方法 …………………………………………….
5 2 HDL设计方法学简介 ………………………………………………
5 1 前言 ………………………………………………………….

40 10 附录A Verilog 保留字 ……………………………………………
39 9 习题 …………………………………………………………
39 8 其他方面 ……………………………………………………..
37 7.4 行为建模具体实例 ……………………………………………
36 7.3 过程赋值语句 ………………………………………………
35 7.2 顺序语句块 ………………………………………………..
35 7.1 简介 …………………………………………………….
35 7 行为建模 ……………………………………………………..
34 6.3 数据流建模具体实例 ………………………………………….
34 6.2 阻塞赋值语句 ………………………………………………
34 6.1 连续赋值语句 ………………………………………………
34 6 数据流建模 ……………………………………………………
31 5.4 结构化建模具体实例 ………………………………………….
29 5.3 实例化语句 ………………………………………………..
28 5.2 模块端口 ………………………………………………….
28 5.1 模块定义结构 ………………………………………………

请登录后发表评论

    没有回复内容