PCIe扫盲——TLP路由之Implicit Routing-FPGA CPLD资料源码分享社区-FPGA CPLD-ChipDebug

PCIe扫盲——TLP路由之Implicit Routing

 

 

模糊路由(Implicit Routing,又译为隐式路由)只能用于Message的路由。前面的文章中多次提到过,PCIe总线相对于PCI总线的一大改进便是消除了大量的边带信号,这正是通过Message的机制来实现的。

PCIe定义的Message主要有以下几种类型:

• Power Management
• INTx legacy interrupt signaling
• Error signaling
• Locked Transaction support
• Hot Plug signaling
• Vendor‐specific signaling
• Slot Power Limit settings

所有采用模糊路由的TLP的Header都是4DW的,具体如下图所示:

blob.png

其中Type决定了模糊路由的类型,具体如下图所示:

blob.png

 

 

 

请登录后发表评论

    没有回复内容