M-PCIe即Mobile PCIe,主要应用对象是智能手机等嵌入式设备。PCI-SIG在PCIe Spec V3.1中引入基于MIPI M-PHY v2.0的M-PCIe。相比于标准的PCIe总线,M-PCIe主要的改动在物理层如下图所示。引入M-PHY,旨在获得更低的功耗以适应于嵌入式设备的低功耗要求。

M-PCIe的数据链路层(Data Link Layer)、事务层(Transaction Layer)以及软件,驱动等均可实现与标准的PCIe总线相兼容。
M-PCIe的主要特性如下:

PCIe的Generation和M-PHY的速度等级关系如下:

控制字符对照表如下:

具体这里就不详细介绍了,请参考本文附件、PCIe Spec V3.1相关章节,以及MIPI M-PHY Spec等内容
主要参考资料:
1、https://www.design-reuse.com/articles/33608/moving-pci-express-to-mobile-m-pcie.html


![图片[5]-PCIe扫盲——M-PCIe与MIPI M-PHY-FPGA CPLD资料源码分享社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2022/10/81665283823.gif)



没有回复内容