时序分析相关书籍-FPGA CPLD资料源码分享论坛-FPGA CPLD-ChipDebug

时序分析相关书籍

该帖子部分内容已隐藏
付费阅读
已售 2
3积分
此内容为付费阅读,请付费后查看

时序约束对于IC及FPGA设计的重要性就不需要多说了,提到的几本书籍都可以,如果是FPGA,还是建议看看altera和xilinx的手册,你将获得最大收益。

01
集成电路静态时序分析与建模

由于芯片尺寸的减小、集成度密集化的增强、电路设计复杂度的增加、电路性能要求的提高等因素,对芯片内的时序分析提出了更高的要求。静态时序分析是大规模集成电路设计中非常重要的一个环节,它能验证设计在时序上的正确性,并决定设计是否能够在要求的工作频率下运行。本书由集成电路设计专业论坛站长刘峰编著,共11章,基于广度和深度两个方面来阐述整个CMOS集成电路静态时序分析流程与时序建模技术,并通过实践案例对技术应用进行更深入的讲解,使初学者在静态时序分析与建模两方面得到理论与实战的双重提高。

d2b5ca33bd111028

 

图1 集成电路静态时序分析与建模 (刘峰)

集成电路静态时序分析与建模 (刘峰)

 

02
constraining Designs for synthesis and timing analysis

本书为集成电路时序约束设计的指南,指导读者通过指定的时序要求,充分发挥IC设计的性能。本书内容包括受时序约束的关键环节的设计流程、综合时序分析、静态时序分析和布局布线等。本书首先详细讲解时序要求的概念,然后详细解释如何将其应用于设计流程中的特定阶段,后通过实践介绍在Synopsys约束设计下(SDC)业界领先约束的格式。

b7933ac6bf111054

 

图2 constraining Designs for synthesis and timing analysis

本书的中文版为综合与时序分析的设计约束,如图3所示,但是我这里没有本书中文版,只有英文版,可以配合知云文献翻译看吧。

d2b5ca33bd111200

 

图3 综合与时序分析的设计约束

constraining Designs for synthesis and timing analysis

 

03
Static timing analysis for nanometer designs

如果说拉扎维的模电是模拟电子技术的圣经,那么这一本书可堪称静态时序分析的“圣经”,在知乎有研二的大佬对该书进行翻译,链接:https://zhuanlan.zhihu.com/p/345536827

d2b5ca33bd111221

 

图4 Static timing analysis for nanometer designs

Static timing analysis for nanometer designs

 

04
时序分析介绍

这是altera的官方数据手册,对quartus进行时序约束讲解很详细,需要的可以获取。

d2b5ca33bd111952

 

图5 时序分析介绍

时序分析介绍链接:https://pan.baidu.com/s/14yrj3zotHqAfu4eIbf43jQ提取码:pwkt

05
ug903

这是xilinx对时序约束的说明文档,讲述的原理基本相同,只是小部分命名存在差异。

7e2d600682112051

 

图6 ug903

ug903链接:https://pan.baidu.com/s/17CZQ7IAGEpSd8OlEtn5g1A提取码:r1ki

 

请登录后发表评论

    没有回复内容