本书依据数字集成电路系统工程开发的要求与特点,利用Verilog HDL对数字系统进行建模、设计与验证,对ASIC/FPGA系统芯片工程设计开发的关键技术与流程进行了深入讲解。
本书主要内容包括:集成电路芯片系统的建模、电路结构权衡、流水线技术、多核微处理器、功能验证、时序分析、测试平台、故障模拟、可测性设计、逻辑综合、后综合验证等集成电路系统的前后端工程设计与实现中的关键技术及设计案例。
本书的所有章节都以概述章节内容开始,并包括许多已解决的示例和复习问题,以增强对关键概念的理解。
Digital Logic Design链接:
本书分成多个课程段,讲授数字IC设计中常用技能与技术、工程设计中通常遇到的具体设计调试方法。其中包括数字IC设计流程中会遇到的诸多典型实例(计数器类型与结构、数据存储与Verilog阵列、状态机、FIFO等)以及典型问题(上升-下降延迟、串并转换、时序检查等),尤其是IC设计中PLL设计应用、时序仿真中的延迟反标注、DFT、设计验证等IC工程设计中的实用技术。通过给出设计实例,讲解此类问题的解决方案。
该书给出多个各自独立的单元,分别针对某个具体设计实例或设计中需要解决的问题展开详细讨论。
本书以其严谨的学术态度和实际经验讲述了板级和vlsi系统中的数字设计基本原理和实际需求。以john wakerly在大学和工业界三十多年的经验,他直接指导了数千名电子工程的学生,通过他的著作间接指导了数以万计的学生,并设计或管理了带来十亿美元以上收益的数字系统设计。
本书覆盖了所有通用的硬件描述语言(hdl),包括vhdl和verilog。硬件描述语言几乎涵盖了所有的章节,但是都是以独立的节或小节的形式出现的。这使得学生和指导教师可以选择不学习或者学习一种、多种或全部硬件描述语言。
此外,本书包含了大量新的习题,以及对基于硬件描述语言的设计的早介绍。
这本书优点是讲得很细,缺点是讲得太细,数电这门课本身体系清楚,结构简介,没有细节困扰,没必要整这么仔细,本书适合0基础实在听不懂老师讲课的阅读,有一点数电基础的看这书只会感觉太厚太多太啰嗦了。
数字设计原理与实践中英文链接: