时序约束对于IC及FPGA设计的重要性就不需要多说了,提到的几本书籍都可以,如果是FPGA,还是建议看看altera和xilinx的手册,你将获得最大收益。
由于芯片尺寸的减小、集成度密集化的增强、电路设计复杂度的增加、电路性能要求的提高等因素,对芯片内的时序分析提出了更高的要求。静态时序分析是大规模集成电路设计中非常重要的一个环节,它能验证设计在时序上的正确性,并决定设计是否能够在要求的工作频率下运行。
本书由集成电路设计专业论坛站长刘峰编著,共11章,基于广度和深度两个方面来阐述整个CMOS集成电路静态时序分析流程与时序建模技术,并通过实践案例对技术应用进行更深入的讲解,使初学者在静态时序分析与建模两方面得到理论与实战的双重提高。
本书为集成电路时序约束设计的指南,指导读者通过指定的时序要求,充分发挥IC设计的性能。本书内容包括受时序约束的关键环节的设计流程、综合时序分析、静态时序分析和布局布线等。
本书的中文版为综合与时序分析的设计约束,如图3所示,但是我这里没有本书中文版,只有英文版,可以配合知云文献翻译看吧,知云文献翻译链接:
本书首先详细讲解时序要求的概念,然后详细解释如何将其应用于设计流程中的特定阶段,后通过实践介绍在Synopsys约束设计下(SDC)业界领先约束的格式。
如果说拉扎维的模电是模拟电子技术的圣经,那么这一本书可堪称静态时序分析的“圣经”。在知乎有研二的大佬对该书进行翻译,链接:
Static timing analysis for nanometer designs链接:
这是altera的官方数据手册,对quartus进行时序约束讲解很详细,需要的可以获取。
时序分析介绍链接:
提取码:pwkt
这是xilinx对时序约束的说明文档,讲述的原理基本相同,只是小部分命名存在差异。
ug903链接:
取码:r1ki
上述提到的都是我这有电子版的书,特权这本书是去年出版的,目前并没有电子版,买来初步看了一下,对各种约束概念和TCL语法以及约束路径都讲的比较细,使用vivado进行开发,软件操作其实都差不了太多,时序约束的理论比较杂,细节很多,理解之后,软件操作也就几分钟就可以完成约束。
本书首先介绍时序约束相关的基本概念;然后从时钟、建立时间和保持时间等概念入手,详细地阐述时序分析理论中的基本时序路径;随后结合实际的约束语法,对主时钟约束、虚拟时钟约束、时钟特性约束、衍生时钟约束、I/O接口约束、多周期约束、虚假路径约束、最小延时约束等进行详细的介绍,除基本理论与约束语法的解释说明外,还提供了丰富的语法使用实例、工具使用实例以及工程应用实例。
没有回复内容