为什么在IIS模型文件中,LATECIECP3 LVDS输入端被建模为电阻为1.25V?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug