如何测量LatticeECP3 SERDES电流模式逻辑(CML)信号的共模电压?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug

如何测量LatticeECP3 SERDES电流模式逻辑(CML)信号的共模电压?

LatticeECP3 SERDES使用电流模式逻辑(CML)信号用于高速引脚,例如PCS_HDOUTP / N,PCS_HDINP / N和PCS_REFCLKP / N.为了使用CML信令在两个设备之间成功通信,CML信令的共模电压必须满足其规范,可以在
LatticeECP3系列数据手册 – DS1021

PCS_HDOUTP / N请参见表3-6,PCS_HDINP / N请参见表3-9,PCS_REFCLKP / N请参见表3-12。
。通常使用两种方法来测量CML共模电压。。一种方法是在直流电压测量模式下使用万用表。。这种方法非常简单易用。。另一种是使用具有高阻抗探头的示波器。。使用高阻抗探头很重要。。否则,低阻抗探头的示波器与被测器件之间的直流偏置不匹配将导致错误的结果。。这是人们在测量共模电压时经常犯的错误之一。

请登录后发表评论

    没有回复内容