我能把一个外部低电压差分信号2.5V(LVDS25)时钟输出连接到一个1.5V VCCIO银行的一个LATECIECP3的DDR3银行吗?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug