我们希望使用更高密度的器件,但是DQ输出变成了更大的器件上的PLL输入,有没有围绕这个的工作?-Lattice-莱迪斯论坛-FPGA CPLD-ChipDebug

我们希望使用更高密度的器件,但是DQ输出变成了更大的器件上的PLL输入,有没有围绕这个的工作?

情况:一个示意图包括一个具有17K密度和484个引脚的LaTiCeCp3。T3引脚可作为17K密度器件的DQ输出,但当改变到35K密度器件时,引脚T3变成GPLL输入,不具有DQ输出能力。有什么办法来解决它吗?

答:这取决于你是否已经铺设了PCB板并准备回用。如果您仍然处于设计的示意阶段,则解决方案是,您需要将引脚Q T3的DQ信号移动到具有DQ输出能力的同一DQ组中的另一个引脚。

如果您已经建立了具有引脚D3作为DQ输出连接的板,那么在现有电路板上使用更大密度器件的唯一选择是在T3附近找到一个相邻的引脚,它也可以作为该组中的DQ输出,并且如果可能的话,将相邻引脚的导线带焊到T3。如果相邻引脚接近T3,这种类型的解决方案将是最好的,并且您可以在PCB的背面访问它,该PCB的所有引脚包括通孔通孔,包括未连接的引脚。这种类型的解决方案可以在较高的数据速率下显示信号质量问题。下一个选项是降低设计特性,这样您就可以再次使用低密度器件,直到新的电路板建立起来,使用更大的密度器件,信号先前在引脚T3,移动到另一个DQ输出引脚。

请登录后发表评论

    没有回复内容