什么是PLL延迟倍增器“动态模式”,为什么“可编程延迟单元”是数据手册中的一个范围?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug

什么是PLL延迟倍增器“动态模式”,为什么“可编程延迟单元”是数据手册中的一个范围?

延迟乘数是用于修改PLL输出时钟占空比的静态值。延迟乘法器通过等式“delay * delay multiplier”推动时钟边沿。单个延迟块的值在

LatticeECP3系列数据手册 – DS1021
第3-34页,sysCLOCK PLL时序表,tPA,“可编程延迟单元”。
去莱迪思

网站

– >。产品 – > 。FPGA& 。CPLD – > 。ECP3 – >。文档 – >。快速参考 – >。数据表
。数据手册中“可编程延迟单元”的值是一个范围,因为FPGA中的延迟模块在PVT(过程,电压和温度)上的每个可编程延迟单元的实际测量延迟略有变化。。对于一个LatticeECP3,延迟特性可以是每个延迟90ps,对于不同的LatticeECP3,延迟特性可以是每个延迟150ps。 。tPA延迟编号不能由软件更改,因为它不能编程为不同的延迟。。但是,您可以通过更改延迟乘数来将多个延迟块一起添加。

请登录后发表评论

    没有回复内容