在MAX +PLUS®II中编译之前,我应该在Cadence Concept设计中使用哪个VCC和GND符号?-Altera-Intel社区-FPGA CPLD-ChipDebug

在MAX +PLUS®II中编译之前,我应该在Cadence Concept设计中使用哪个VCC和GND符号?

在Cadence Concept 6.0及更低版本中,使用元件库中的VCC和GND,并使用Write EDIF命令创建EDIF网表文件。

在Cadence Concept 6.1及更高版本中,使用hdl_direct_lib库并为VCC选择supply_1,为GND选择supply_0。使用Concept中的concept2alt实用程序生成扩展名为.edf的EDIF网表文件,该文件可作为EDIF输入文件导入MAX + PLUS II。例如,要使用concept2alt实用程序生成EDIF网表文件,请在UNIX提示符下的/ <您的工作目录> / example1 / <文件名路径>中键入以下命令

concept2alt -rundir ../max2 full add 
请登录后发表评论

    没有回复内容