当源代码包含可变移位运算符时,为什么我的Nios II C-to-Hardware(C2H)编译器生成加速器失败时序?-Altera-Intel社区-FPGA CPLD-ChipDebug