如何使用Quartus II软件生成的IBIS文件仿真双向引脚的输入端?-Altera-Intel社区-FPGA CPLD-ChipDebug

如何使用Quartus II软件生成的IBIS文件仿真双向引脚的输入端?

默认情况下,Quartus®II软件为设计中的所有输出和双向引脚生成I / O模型。在许多情况下,I / O模型可用于仿真I / O缓冲区的输入端以进行双向配置。在仿真软件中,您可以根据要仿真的接口的方向设置要输入或输出的缓冲区。

但是,当使用并行芯片终端(OCT)等选项并在双向引脚上进行校准时,I / O IBIS模型将不包括输入缓冲器上的校准OCT选项。 要仿真这些双向引脚的输入部分,您需要下载器件 IBIS模型, 并使用Quartus II软件生成的IBIS模型中的相应输入模型替换I / O模型。

对于尚未下载的器件,您可以执行以下步骤以生成并行OCT IBIS模型:

  • 在设计的顶层创建测试输入引脚。将所需的I / O标准和输入终端分配给测试输入引脚并编译项目。由于EDA Netlist Writer仅在双向引脚上生成输出缓冲器模型,因此需要添加仅输入引脚来生成输入并行OCT模型。
  • 或者,使用仅输入引脚创建一个简单的测试项目,并分配所需的I / O标准和输入终端以生成并行OCT模型。
请登录后发表评论

    没有回复内容