为什么Cyclone®IVGX器件中的rx仅收发器实例的rx_freqlocked信号卡在高电平?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么Cyclone®IVGX器件中的rx仅收发器实例的rx_freqlocked信号卡在高电平?

由于Quartus®II12.0 SP2和早期软件中的错误,您可能会看到rx_freqlocked信号因仅Rx收发器实例而变为高电平。

解决/修复方法

请登录后发表评论

    没有回复内容