如何将Quartus II设计软件中的LVDS I / O标准分配给Cyclone III和Stratix III器件中的非专用差分(伪差分)发送器?-Altera-Intel社区-FPGA CPLD-ChipDebug

如何将Quartus II设计软件中的LVDS I / O标准分配给Cyclone III和Stratix III器件中的非专用差分(伪差分)发送器?

Quartus®II设计软件中有2个用于非专用差分引脚的LVDS分配,仅用于Stratix®III器件的“LVDS_E_1R”,以及用于Stratix III和Cyclone®III器件的“LVDS_E_3R”。

LVDS_E_1R是需要一个外部电阻的解决方案,LVDS_E_3R是需要三个外部电阻的解决方案。有关这些外部电阻解决方案的更多信息,请参考Cyclone III器件中的 Stratix III器件I / O特性 (PDF)高速差分接口 (PDF)。

Quartus II软件帮助中还提供了有关这些分配的更多信息。在帮助索引中,转到“I / O标准”并选择“列表”。

请登录后发表评论

    没有回复内容