在Quartus II 11.0和11.0 SP1中使用Stratix III,Stratix IV和Arria II GZ器件的片上并行匹配(RT)校准是否存在任何已知问题?-Altera-Intel社区-FPGA CPLD-ChipDebug

在Quartus II 11.0和11.0 SP1中使用Stratix III,Stratix IV和Arria II GZ器件的片上并行匹配(RT)校准是否存在任何已知问题?

是的,在Quartus®II11.0和11.0 SP1生成的配置文件中,OCT R T存在校准设置问题。虽然在分配编辑器中为特定引脚启用了带校准的OCT R T ,并且该设置反映在编译报告中,但Quartus II软件未正确启用配置文件中OCT R T设置的配置位。

 

此问题仅影响Stratix®III,Stratix IV和Arria II GZ器件系列。它将在Quartus II软件的下一个版本中修复。要在Quartus II 11.0和11.0SP1中解决这个问题,您需要安装以下补丁并执行完整的设计编译:

请登录后发表评论

    没有回复内容