当使用Quartus II 12.0sp1及更早版本时,为什么Arria V GX Custom PHY IP rx_signaldetect信号在硬件中处于高位?-Altera-Intel社区-FPGA CPLD-ChipDebug