使用Quartus®Prime软件中的JTAG链调试器编程带有SVF文件的英特尔®FPGA时,您可能会看到此错误。
如果在TCK设置为6 MHz且英特尔®FPGA下载电缆II(以前称为USB-Blaster II)以默认TCK值24 MHz运行的情况下创建SVF文件,则会发生这种情况。
如果创建的SVF文件的TCK设置为25 MHz,那么只要英特尔FPGA下载电缆II的TCK没有改变,这就可以正常工作。
解决/修复方法
如果使用6 MHz作为TCK创建SVF文件,则应将Intel FPGA Download Cable II频率降至6 MHz以与SVF文件设置相关联。
为此,请打开NIOS II Command Shell并输入命令:
‘jtagconfig –setparam 1 JtagClock 6M’
相关链接 :
没有回复内容