为什么比533MHz更快的器件需要手动降额?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么比533MHz更快的器件需要手动降额?

在具有ALTMEMPHYIPMegaCore®功能版本10.1及更早版本的DDR3 SDRAM控制器中,控制器根据AC175阈值提供自动降额。速度超过533 MHz的存储器件需要根据AC150阈值降额。

受影响的配置

此问题会影响使用速度高于533 MHz的内存器件的所有配置。

设计影响

此问题可能导致时序分析不准确。

解决方案状态

此问题已在具有ALTMEMPHY IP MegaCore功能版本11.0的DDR3 SDRAM控制器中得到修复。

解决/修复方法

要解决此问题,您需要计算存储器件的降额设置和保持值,并使用ALTMEMPHY参数编辑器在DDR3 SDRAM控制器中输入这些值。
请登录后发表评论

    没有回复内容