在Gen2 x8模式下运行时,Stratix IV GX / GT器件是否符合PCI Express发送器抖动规范?-Altera-Intel社区-FPGA CPLD-ChipDebug

在Gen2 x8模式下运行时,Stratix IV GX / GT器件是否符合PCI Express发送器抖动规范?

Stratix®IVGX / GT器件特性数据表明,当在Gen2 x8模式下工作并使用CMU PLL时,发送器抖动为65ps。 PCI Express规范要求50ps最大抖动。

要满足PCI Express规范,必须使用ATX PLL。在Quartus®II9.1 SP2及更早版本的软件中,ATX PLL不能用于PCI Express IP。该功能将在Quartus II软件的未来版本中提供。

为了确保您的设计符合ATX PLL规范,您必须:

  1. 找到ATX PLL位于两个x4收发器模块之间。
  2. 在下部收发器模块中找到ATX PLL的REFCLK。

PCI Express Gen2 x1 / x4和所有Gen1配置不受影响。

使用CMU PLL在PCI Express Gen2 x8模式下运行的Stratix IV GX / GT器件兼容,但不符合PCI Express规范。

请登录后发表评论

    没有回复内容