MAX II用户闪存(UFM)模块DRCLK和ARCLK输入端口的占空比容差是多少?-Altera-Intel社区-FPGA CPLD-ChipDebug