当使用Quartus II 11.1sp2或更早版本中创建的模型时,为什么我的Stratix V PLL仿真不正确?-Altera-Intel社区-FPGA CPLD-ChipDebug